Responsable de la filière Systèmes et Réseaux Informatiques
Responsable de l'UV de fin de branche SR05 Systèmes et Algorithmes Répartis
Responsable de l'UV de fin de branche SR06 Sécurité, Systèmes et Réseaux
Participation à l'UV de début de branche SR01 Maîtrise des Systèmes Informatiques (UNIX, Shell, compilation C, programmation système)
Participation à l'UV de tronc commun NF92 Traitement automatique de l'information (réseaux)
Participation à l'UV de master TIS01 Fondements des réseaux d'interconnexion (modélisation, algorithmique répartie)
Anciennes activités d'enseignement à l'UTC
Responsable des stages du département Génie Informatique 2014-2018
Responsable de l'UV SIT57 Réseaux dynamiques pour la communication entre véhicules (→ 2012).
UV du Master “Systèmes Intelligents pour les Transports” (SIT).
Participation à l'UV de 3ème cycle UED03 Algorithmique Répartie
Participation au Chantier Nouvelles situations de l'ingénieur de l'UTC (2008)
Animateur des UVs Systèmes et Réseaux à l'UTC (2000-2002) : projet de filière Systèmes et Réseaux Informatiques, équipement grappe de PC, projet d'UV Systèmes et réseaux avancés.
Chargé de TD dans l'UV LO33 “Aspects systèmes des architectures Internet” (2000-2002)
Chargé de TD dans l'UV LO03 “Architecture des systèmes d'exploitation” (2000)
Anciennes activités d'enseignement à l'IUT d'Orsay
Moniteur au département Génie Informatique de l'IUT d'Orsay (1996-1999)
Chargé de TD en Architecture des ordinateurs (1996-1999)\\Réalisation de macro-commandes d'assembleur x86 permettant de programmer les entrées-sorties et de visualiser la pile dès le début des cours d'assembleur :